原公告的采购项目编号:JSTCC2501113027(SEU-ZB-250362)
原公告的采购项目名称:东南大学集成电路学院CPU计算服务器采购项目公开招标公告
首次公告日期:2025年06月03日
二、更正信息
更正事项:采购文件
更正内容:
1、原招标文件中“第四章 招标技术规格及要求”中“二、技术要求”中“(二)硬件要求”中“1、管理储存节点”中
“▲(1)CPU:不低于采用Intel 10nm工艺,单颗CPU核心数≥12,线程数≥24主频≥2.1GHz,睿频≥3.3Hz,TDP L3缓存18MB,支持AVX512指令集,支持八通DDR4≥4800(最大2TB)内存;”
更正为:
“▲(1)CPU:不低于采用Intel 10nm工艺,单颗CPU核心数≥12,线程数≥24主频≥2.1GHz,睿频≥3.3Hz,TDP L3缓存18MB,支持AVX512指令集,支持八通DDR4≥3200(最大2TB)内存;”;
2、原招标文件中“第四章 招标技术规格及要求”中“二、技术要求”中“(二)硬件要求”中“2、计算节点1”中
“(2)内存:内存类型不低于全新DDR4 REGECC 4800MHz服务器专用高速内存,单节点系统运行内存不低于12*32G≥384GB,预留插槽支持8通道运行方式;”
更正为:
“(2)内存:内存类型不低于全新DDR5 REGECC 4800MHz服务器专用高速内存,单节点系统运行内存不低于12*32G≥384GB,预留插槽支持8通道运行方式;”;
3、原招标文件中“第四章 招标技术规格及要求”中“二、技术要求”中“(二)硬件要求”中“3、GPU节点1套”中
“(2)内存:内存类型不低于全新DDR4 REGECC 4800MHz服务器专用高速内存,单节点系统运行内存不低于12*32G≥384GB,预留插槽支持8通道运行方式;”
更正为:
“(2)内存:内存类型不低于全新DDR5 REGECC 4800MHz服务器专用高速内存,单节点系统运行内存不低于12*32G≥384GB,预留插槽支持8通道运行方式;”;
4、提交投标文件截止时间和开标时间变更为2025年7月21日9:30(北京时间);
5、原采购公告、采购文件中与以上更正不一致处,以以上更正为准。
更正日期:2025年07月03日
三、其他补充事宜
无。
四、凡对本次公告内容提出询问,**
本招标项目仅供正式会员查阅,您的权限不能浏览详细信息,请点击 登录 或 注册 ,联系工作人员办理会员入网事宜,成为正式会员后方可获取详细的招标公告、报名表格、项目附件及部分项目招标文件等。
联系人:张晟
手 机:13621182864
邮 箱:zhangsheng@zgdlyzc.com